大学院 工学研究科 修士課程 電子情報工学専攻 教授

2024/12/05 更新
博士(工学)
超伝導回路
単一磁束量子デバイス
集積回路工学
ニューラルネットワーク
ジョセフソン素子
Superconducting circuit
Integrated circuit
人工神経回路
超伝導
その他 / その他 / 電子機器
その他 / その他 / 電子デバイス
ものづくり技術(機械・電気電子・化学工学) / 電子デバイス、電子機器
東北大学大学院 工学研究科 電気・通信工学専攻 後期3年の課程修了
東北大学
2015年4月~ 福岡工業大学
1998年4月~2015年3月 東北大学電気通信研究所
電子情報通信学会
応用物理学会
Random Number Generation Utilizing Timing Jitters of Single-Flux-Quantum Propagation 査読
Y. Mizugaki, K. Sato, H. Shimada, T. Onomi
Proceedings of 2023 Photonics and Electromagnetics Research Symposium 1744 - 1748 2023年7月
Evaluation of a True Random Number Generator Utilizing Timing Jitters in RSFQ Logic Circuits 査読
K. Sato, N. Sega, Y. Somei, H. Shimada, T. Onomi, Y. Mizugaki
IEICE Transactions on Electronics E105-C ( 6 ) 296 - 299 2022年6月
Hardware Random Number Generator Using Josephson Oscillation and SFQ Logic Circuits 査読
Takeshi Onomi and Yoshinao Mizugaki
IEEE Transactions on Applied Superconductivity 30 ( 7 ) 1301305 2020年10月
“Design of a Hardware Random Number Generator using Josephson Oscillation and SFQ Logic Circuits”
T. Onomi
Abstracts of 2019 IEEE International Superconductive Electronics Conference 3-PS-P-8 2019年7月
“Performance Analysis of Relaxation Oscillator Using Superconducting Schmitt Trigger Inverter Based on Coupled SQUIDs Gate”
T. Onomi
Abstracts of 2016 Applied Superconductivity Conference 4EPoE-06 2016年9月
Experimental demonstration and performance estimation of a new relaxation oscillator using a superconducting Schmitt trigger 査読
T. Onomi
Physics Procedia 81 141 - 144 2016年5月
“Implementation of a New Relaxation Oscillator Using Superconducting Schmitt Trigger Inverter”
T. Onomi
Proceedings of the 2015 IEEE 15th International Superconductive Electronics Conference DS-P20 2015年7月
“Performance analysis of Bidirectional Associative Memories by using the Inverse Function Delayless model”
C. Bao, T. Onomi, Y. Hayakawa, S. Sato, and K. Nakajima
Proceedings of 2014 International Symposium on Nonlinear Theory and Its Applications 516 - 519 2014年9月
“Relaxation Oscillator Using Superconducting Schmitt Trigger Inverter”
T. Onomi
Proceedings of 2014 International Symposium on Nonlinear Theory and Its Applications 284 - 287 2014年9月
“Back Propagation Learning Based on an IDL Model”
Y. Horiuchi, Y. Hayakawa, T. Onomi, and K. Nakajima
Proceedings of 2014 International Symposium on Nonlinear Theory and Its Applications 512 - 515 2014年9月
“An improved superconducting neural circuit and its application for a neural network solving a combinatorial optimization problem” 査読
T. Onomi, and K. Nakajima
Journal of Physics: Conference Series 507 42029 2014年6月
“Basic Technology of Integrated Systems for Artificial Neural Networks”
T. Onomi, and K. Nakajima
Abstracts of the 1st International Symposium on Brainware LSI 12 2014年3月
“Neuron Circuit using Coupled SQUIDs Gate with Flat Output Characteristics for Superconducting Neural Network” 査読
T. Onomi, and K. Nakajima
IEICE Trans. Electron. E97-C ( 3 ) 173 - 177 2014年3月
“High-speed single flux quantum parallel multiplier using Dadda type partial product addition”
A. Yamada, T. Onomi, and K. Nakajima
7th International WorkShop on New Group IV Semiconductor Nanoelectronics?and?JSPS Core-to-Core Program Joint Seminar?Atomically Controlled Processing for Ultralarge Scale Integration" P-16 2014年1月
“Comparative Study of SFQ Parallel Multipliers”
A. Yamada, T. Onomi, and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2013 78 - 81 2013年11月
“Characteristics of rf-SQUID Ladder Circuits”
Y. Tsuji, T. Onomi, and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2013 60 - 63 2013年11月
“An improved superconducting neural circuit and its application for a neural network solving a combinatorial optimization problem”
T. Onomi, and K. Nakajima
8th European Conf. on Applied Superconductivity 3P-EL1-16 2013年9月
“Design and Fabrication of an Improved Neural Circuit for Superconducting Neural Network Solving a Combinatorial Optimization Problem”
T. Onomi and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2012 63 - 66 2012年12月
“Collective Switching Characteristics of Josephson Junctions”
H. Katayama, R. Nakamoto, K. Inomata, T. Onomi, S. Sato, and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2011 56 - 57 2011年11月
“4-bit SFQ Multiplier Based on Booth Encoder” 査読
R. Nakamoto, S. Sakuraba, T. Onomi, S. Sato, and K. Nakajima
IEEE Trans. Applied Superconductivity 21 ( 3 ) 852 - 855 2011年6月
“Superconducting Neural Network for Solving a Combinatorial Optimization Problem” 査読
T. Onomi, Y.Maenami, and K.Nakajima
IEEE Trans. Applied Superconductivity 21 ( 3 ) 701 - 704 2011年6月
“High Throughput Parallel Arithmetic Circuits for Fast Fourier Transform” 査読
R. Nakamoto, S. Sakuraba, A. Martins, T. Onomi, S. Sato, and K. Nakajima
IEICE Trans. Electron., E94-C ( 3 ) 280 - 287 2011年3月
“High Throughput Parallel Multiplier of SFQ Circuits based on the Booth Encoder,”
R. Nakamoto, S. Sakuraba, T. Onomi, S. Sato, and K. Nakajima
Proceedings of the 3rd Student Organizing International Mini-Conf. on Information Electronics Systems 172 - 173 2010年10月
“Superconducting Neural Network Solving a Combinatorial Optimization Problem”
T. Onomi, Y.Maenami, and K.Nakajima
2010 Applied Superconductivity Conference 3EP3B-04 2010年8月
“4-bit SFQ Multiplier Based on Booth Encoder”
R. Nakamoto, S. Sakuraba, T. Onomi, S. Sato, and K. Nakajima
2010 Applied Superconductivity Conference 4EPA-07 2010年8月
“Booth encoder for large scale integration SFQ circuits”
R. Nakamoto, S. Sakuraba, T. Onomi, S. Sato, and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2010 103 - 104 2010年1月
“High Throughput Parallel Arithmetic Circuits for Fast Fourier Transform”
S. Sakuraba, A. Martins, T. Onomi, S. Sato, and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2010 10月15日 2010年1月
“4-bit Parallel Adder for a Fast Fourier Transform System”
S. Sakuraba, T. Onomi, and K. Nakajim
Proceedings of Superconducting SFQ VLSI Workshop SSV 2009 P12 2009年6月
“Implementation of High-Speed Single Flux-Quantum Up/Down Counter for the Neural Computation Using Stochastic Logic” 査読
T. Onomi, T. Kondo, and K. Nakajima
IEEE Trans. Applied Superconductivity 19 ( 3 ) 626 - 629 2009年6月
“4-bit Parallel Multiplier for a Fast Fourier Transform”
S. Sakuraba, T. Onomi, and K. Nakajima
Abstracts of the 12th International Superconductive Electronics Conf. SP-P40 2009年6月
“Implementation of high-speed single flux-quantum up/down counter for the neural computation using stochastic logic”
T. Onomi and K. Nakajima
2008 Applied Superconductivity Conf. 3EPC05 2008年8月
“High-speed single flux-quantum up/down counter for neural computation using stochastic logic” 査読
T. Onomi, T. Kondo, and K. Nakajima
Journal of Physics: Conference Series 97 12187 2008年3月
“SFQ Parallel Multiplier, Adder, and Subtractor”
S. Sakuraba, A. Martins, T. Onomi and K. Nakajima
Proceedings of Superconducting SFQ VLSI Workshop SSV 2008 P2-14 2008年1月
“Integrated Multiplier for Fast Fourier Transform System Using Single Flux Quantum Data Processing Circuits,”
K. Nakajima, A. Martins, S. Sakuraba, and T. Onomi
Proceedings of Superconducting SFQ VLSI Workshop SSV 2008 26 - 27 2008年1月
“High-speed single flux-quantum up/down counter for neural computation using stochastic logic”
T. Onomi, K. Kondo, and K. Nakajima
Abstracts of 8th European Conference on Applied Superconductivity S5-0346 2007年9月
“Design and Implementation of Stochastic Neurosystem Using SFQ Logic Circuits” 査読
T. Kondo, M. Kobori, T. Onomi, and K. Nakajima
IEEE Trans. Applied Superconductivity 15 ( 2 ) 320 - 323 2005年6月
“Superconducting neural circuits using stochastic logic and new fabrication process elements”
T. Onomi, T. Kondo, T. Yamamae, and K. Nakajima
Proceedings of 2005 Japan-Taiwan Symposium on Superconductive Electronics 119 - 122 2005年2月
“Design and Implementation of Stochastic Neurosystem Using SFQ Logic Circuits”
T. Kondo, M. Kobori, T. Onomi, and K. Nakajima
2004 Applied Superconductivity Conference 2EK03 2004年9月
“Design and fabrication of superconducting microstrip lines using Nb2O5 insulator”
T. Yamamae, T. Onomi, and K. Nakajima
2004 Applied Superconductivity Conference 3EF11 2004年9月
“Observation of the Emission from Bi-2212 Intrinsic Junctions in the Flux-flow State by Nb/AlOx/Nb Junction”
Y. Yamada, K. Nakajima, J. Chen, T. Onomi, Koji Nakajima, and T. Yamashita
Abstracts of Second East Asia Symposium on Superconductive Electronics 63 2003年11月
“Design and Implementation of the Parallel Multiplier using SFQ”
I. Shimizu, Y. Horima, T. Onomi and K. Nakajima
Extended Abstracts of 9th International Superconductive Electronics Conf. PMo-29 2003年7月
“Design of component circuits for fast Fourier transform based on SFQ logic”
M. Kobori, Y. Horima, T. Onomi and K. Nakajima
Extended Abstracts of 9th International Superconductive Electronics Conf. PMo-23 2003年7月
“Improved design for Parallel Multiplier based on Phase-Mode Logic” 査読
Y. Horima, T. Onomi, M. Kobori, I. Shimizu, and K. Nakajima
IEEE Transactions on Applied Superconductivity 13 ( 2 ) 527 - 530 2003年6月
“Implementation of Phase-Mode Arithmetic Elements for Parallel Signal Processing” 査読
T. Onomi, Y. Horima, M. Kobori, I. Shimizu and K. Nakajima
IEEE Transactions on Applied Superconductivity 13 ( 2 ) 583 - 586 2003年6月
“Comparison between an AND Array and a Booth Encoder for Large-Scale Phase-Mode Multipliers” 査読
Y. Horima, I. Shimizu, M. Kobori, T. Onomi, and K. Nakajima
IEICE Trans. Electronics E86-C ( 1 ) 16 - 23 2003年1月
“Implementation of Phase-Mode Arithmetic Elements for Parallel Signal Processing”
T. Onomi, Y.Horima, M.Kobori and K. Nakajima
Abstracts of Applied Superconductivity Conf. 2002 4EC02 2002年8月
“Optimization of Multiplier with Phase-Mode Logic Family”
Y. Horima, T. Onomi, M. Kobori, I. Shimizu and K. Nakajima
Abstracts of Applied Superconductivity Conf. 2002 4EC07 2002年8月
“Design of Phase-Mode Pipelined Parallel Multiplier”
Y. Horima, M. Seki, T. Onomi, and K. Nakajima
Extended Abstracts of 8th International Superconductive Electronics Conference 179 - 180 2001年6月
“Phase-Mode Pipelined Parallel Multiplier” 査読
T. Onomi, K. Yanagisawa, M. Seki, and K. Nakajima
IEEE Trans. on Applied Superconductivity 11 ( 1 ) 541 - 544 2001年3月
“New Phase-Mode Logic Gates with Large Operating Regions of Circuit Parameters” 査読
T. Onomi, K. Yanagisawa, and K. Nakajima
IEEE Trans. on Applied Superconductivity 11 ( 1 ) 974 - 977 2001年3月
“New phase-mode logic gates with large operating regions of circuit parameters”
T. Onomi, K. Yanagisawa and K. Nakajima
Pre-Conference Booklet of Applied Superconductivity Conference 2000 101 2000年9月
“Phase-mode pipelined parallel multiplier”
K. Yanagisawa, M. Seki, T. Onomi, and K. Nakajima
Pre-Conference Booklet of Applied Superconductivity Conference 2000 81 2000年9月
“Magnetic Isolation on a Superconducting Ground Plane” 査読
Y. Mizugaki, K. Yanagisawa, T. Onomi, T. Yamashita, K. Nakajima
Japanese Journal of Applied Physics 38 ( 10 ) 5869 - 5870 1999年10月
“New fabrication process elements of Phase-Mode Logic Circuits” 査読
T. Onomi and K. Nakajima
IEEE Transactions on Applied Superconductivity 9 ( 2 ) 3318 - 3321 1999年6月
“Fluxoid-type Logic Circuits” 査読
K. Nakajima, Y. Mizugaki, T. Onomi, and T. Yamashita
Physics and Applications of Mesoscopic Josephson Junctions, The Physical Society of Japan 267 - 288 1999年5月
“Phase-Mode Circuits for High-Performance Logic” 査読
T. Onomi, Y. Mizugaki, H. Satoh, T. Yamashita and K. Nakajima
IEICE Trans. on Electronics E81-C ( 10 ) 1608 - 1617 1998年10月
“Digital circuits based on single flux quanta”
K. Nakajima and T. Onomi
Abstracts of the 1998 Int. Conf. on Solid State Devices and Materials 372 - 373 1998年9月
“Implementation of phase-mode logic circuits based on new integration design”
T. Onomi, Y. Mizugaki, K. Nakajima, and T. Yamashita
Abstracts of 1998 Applied Superconductivity conference ASC'98 89 1998年9月
“Characterization of the fluxoid Josephson transmission line and the application to phase-mode circuits”
T. Onomi, T. Yamashita, Y. Mizugaki, and K. Nakajima
Extended Abstracts, 6th Int. Superconductive Electronics Conference ISEC'97 296 - 298 1997年6月
“Design and Fabrication of an Adder Circuit in the Extended Phase-Mode Logic” 査読
T. Onomi, T. Yamashita, Y. Mizugaki, and K. Nakajima
IEEE Trans. Appl. Superconduct. 7 ( 2 ) 3172 - 3175 1997年6月
“Phase Mode Logic and High Jc Junctions”
K. Nakajima, Y. Mizugaki, T. Onomi, and T. Yamashita
Extended Abstracts of the 5th Int. Workshop on High-Temperature Superconducting Electron Devices 49 - 50 1997年5月
“Fluxoid-type Logic Circuits”
K. Nakajima, Y. Mizugaki, T. Onomi, and T. Yamashita
The CRL Int. Symposium Physics and Applications of Mesoscopic Josephson Junctions 35 - 36 1997年3月
“Binary Counter with New Interface Circuits in the Extended Phase-Mode Logic Family” 査読
T. Onomi, Y. Mizugaki, T. Yamashita, and K. Nakajima
IEICE Trans. on Electronics E79-C 1200 - 1205 1996年9月
“Design and Fabrication of an Adder Circuit in the Extended Phase-Mode Logic”
T. Onomi, T. Yamashita, Y. Mizugaki, and K. Nakajima
1996 Applied Superconductivity Conference EMA-6 1996年8月
“Experimental operation of an RS flip-flop composed of nonlatching Josephson gates” 査読
Y. Mizugaki, T. Onomi, K. Nakajima, and T. Yamashita
IEEE Trans. on Applied Superconductivity 6 ( 2 ) 90 - 93 1996年6月
“Superconducting Phase-Mode Logic Circuit Using Resistive Ground Contact”
T. Onomi, Y. Mizugaki, K. Nakajima, and T. Yamashita
International Workshop on Quantum Mechanical Computer 1995年12月
“Experimental Realization of Extended Phase-Mode Logic Elements”
T. Onomi, Y. Mizugaki, K. Nakajima, and T. Yamashita
Extended Abstracts of 5th International Superconductive Electronics Conference 195 - 197 1995年9月
“Extended Phase-Mode Logic-Circuits with Resistive Ground Contact” 査読
T. Onomi, Y. Mizugaki, K. Nakajima, and T. Yamashita
IEEE Trans. on Applied Superconductivity 5 ( 3 ) 3464 - 3471 1995年5月
“Extended Phase Mode Logic Circuits”
K. Nakajima, T. Onomi, T. Yamashita, and Y. Sawada
Proceeding of 1993 International Symposium on Nonlinear Theory and Its Applications 2 749 - 754 1993年12月
単一磁束量子回路による発振パルスサンプリング型真性乱数生成器の開発
小野美武
電子情報通信学会超伝導エレクトロニクス研究会
単一磁束量子発振器に基づく超伝導乱数生成器の乱数品質とANDゲートのスイッチング時間の関係
古賀仁誌、小野美武
2020年応用物理学会九州支部講演会
単一磁束量子発振器に基づく超伝導乱数生成器の乱数品質の検証
小野美武
2019年応用物理学会九州支部学術講演会
SFQ パルス発振器に基づくSFQ 乱数生成器の試作
小野美武、水柿義直
2019 年電子情報通信学会エレクトロニクスソサイエティ大会
結合SQUIDs ゲートを利用したシュミットトリガー回路による弛張発振器の発振周波数と回路パラ メータの関係
小野美武
2018年応用物理学会九州支部学術講演会
結合SQUIDs ゲートのしきい値ゆらぎと入力電流掃引速度の関係
小野美武
2017年応用物理学会九州支部学術講演会
結合SQUIDs ゲートの閾値ゆらぎのマッカンバパラメータ依存性
小野美武、重枝柊弥
2017 年電子情報通信学会エレクトロニクスソサイエティ大会
超伝導シュミットトリガーインバータによる弛張発振器の動作検証
小野美 武
電子情報通信学会超伝導エレクトロニクス研究会
配線包囲型構造による超伝導マイクロストリップライン間の磁気結合度の評価
小野美 武、中島 康治
第62回応用物理学会春季学術講演会
2023年度 論理回路
2023年度 電気回路Ⅲ
2023年度 電子情報実験Ⅰ
2023年度 電子情報実験Ⅱ
2023年度 卒業研究
2023年度 電子計測工学特論Ⅲ
2023年度 電子情報工学演習II
2022年度 論理回路
2022年度 電気回路Ⅲ
2022年度 電子情報実験Ⅰ
2022年度 電子情報実験Ⅱ
2022年度 卒業研究
2022年度 電子計測工学特論Ⅲ
2022年度 電子情報工学演習II
2022年度 電子計測工学特別研究
2021年度 論理回路
2021年度 電子情報実験Ⅱ
2021年度 電気回路Ⅲ
2021年度 電子情報実験Ⅰ
2021年度 卒業研究
2021年度 電子計測工学特論Ⅲ
2021年度 電子情報工学演習II
2021年度 電子計測工学特別研究
2020年度 論理回路
2020年度 電気回路Ⅲ
2020年度 電子情報実験Ⅰ
2020年度 電子情報実験Ⅱ
2020年度 卒業研究
2020年度 電子計測工学特論Ⅲ
2020年度 電子情報工学演習II
2019年度 論理回路
2019年度 電気回路Ⅲ
2019年度 電子情報実験Ⅰ
2019年度 電子情報実験Ⅱ
2019年度 卒業研究
2019年度 電子計測工学特論Ⅲ
2019年度 電子情報工学演習II
2018年度 論理回路
2018年度 電気回路Ⅲ
2018年度 電子情報実験Ⅰ
2018年度 電子情報実験Ⅱ
2018年度 卒業研究
2018年度 電子情報工学演習II
2018年度 電子計測工学特論Ⅲ
2017年度 論理回路
2017年度 電子情報実験Ⅱ
2017年度 電気回路Ⅲ
2017年度 電子情報実験Ⅰ
2017年度 卒業研究
2017年度 電子情報工学演習II
2017年度 電子計測工学特論Ⅲ
2016年度 論理回路
2016年度 電気回路Ⅲ
2016年度 電子情報実験Ⅱ
2016年度 電子情報実験Ⅰ
2016年度 卒業研究
2016年度 電子計測工学特論Ⅲ
2016年度 電子情報工学演習II
Citation Countは当該年に発表した論文の被引用数